BOOLE MANTIĞI,BOOLE İŞLEVLERİ VE GEÇİTLER

Merhaba arkadaşlar bu yazımızda sayısal devrelerinin sadeleştirilmesinde kullanılan kanunlardan boole mantğı, boole işlevleri ve geçitler konusunu inceleyeceğiz. Bu yazımıza  başlamadan önce temel sayısal devreler konu /konularında konu eksikliği hisseden okurlarımızın Mantık Devreleri adlı yazımızı okumaları önerilir.

<TEORİK BİLGİ>

Lojik kapılardan oluşan elektronik devreler belli yöntemlerle daha basit hale getirile bilinir. Matematiksel sadeleşme kuralları olduğu gibi lojik ifadelerin de sadeleşme kuralları vardır. bu kurallardan en çok kullanılanı kendine özgü sistemi, kuralları, eşitlikleriyle Boolean Kanunlarıdır. Bu kurallar girişi ve girişe bağlı çıkışı değiştirmeden sadece devre kısmını sadeleştiren yapılardır.

Temel İfade ve Özellikler

Boolean matematiğinde VE kapısını çarpma, VEYA kapısını toplama gibi düşünebilir.

  1. + işlemine göre kapalılık, + ya göre birim eleman 0 olarak belirlenmiştir. a+0=a
  2. * İşlemine göre kapalılık , * ya göre birim eleman 1 olarak belirlenmiştir. a*1=a
  3. + ya göre değişme özelliği a+b=b+a
  4. * ya göre değişme özelliği a*b=b*a
  5.  *, + üzerinde dağılma özelliği vardır. a*(b+c)= (a*b)+(a*c)
  6. +,* üzerinde dağılma özelliği a+(b+c)=(a+b)*(a+c)
  7.  Her a elemanı B içi olsun ve a in değili (a’) elemanıdır B’nin böylece a)a+a’=1, (b)a*a’=0, (c) a+1=1, (d) a+a+a=a, (e) a*a*a=a olur.
  8.  X, y’ye eşit olmadığı sürece en az iki x,y elaman B vardır.
  9. (a+b)’ = a’.b’
  10. (a.b)’ = a’ + b’

ÖRNEKLER VE DEVRELER

< ÖRNEK 1>

Soru 1: Y=A.(A.B + C) ifadesinin sadeleştirilmiş halini ve devresini çizerek elde edilen sonucun analizini gerçekleştiriniz.

Örnek 1’e ait sayısal devre

Sayısal devrenin çizimi proteus ortamında gerçekleştirilmiştir.Bu bilginin ışığında sayısal devremiz ;

boolen devre1
Şekil 1: Örnek 1’e ait sayısal devre

Çözüm : Devrenin çıkışına ‘Y’ dersek;

denklemler

 

Analiz : Verilen örneğin şekil-1 de sayısal devresi çizilmiş ve ardından ‘çözüm’ bölümünde  sayısal devrenin sadeleştirilmesi gerçekleştirilmiştir. Örneğin ‘çözüm’ kısmına bakılacak olursa ,sayısal devrenin çıkışının  B ve C girişinden uygulanan sinyalin lojik toplamı ile A sinyalinin lojik çarpımına eşit olduğu görülmektedir.

< ÖRNEK 2>

Soru 1:  Y=[ A’.B’ + (A + B’)’]’  ifadesinin sadeleştirilmiş halini ve devresini çizerek elde edilen sonucun analizini gerçekleştiriniz.

Örnek 2’e ait sayısal devre

Sayısal devrenin çizimi proteus ortamında gerçekleştirilmiştir.Bu bilginin ışığında sayısal devremiz ;

örnek2
Şekil 2: Örnek 2’e ait sayısal devre

Çözüm : Devrenin çıkışına ‘Y’ dersek;

DEVRE ÇÖZÜMÜ

Analiz : Verilen örneğin şekil-2 de sayısal devresi çizilmiş ve ardından ‘çözüm’ bölümünde  sayısal devrenin sadeleştirilmesi gerçekleştirilmiştir. Örneğin ‘çözüm’ kısmına bakılacak olursa ,sayısal devrenin çıkışına bağlı led’in lojik-0 veya lojik-1 olması sadece girişten uygulanan ‘A’ sinyalinin lojik durumuna bağlı olduğu görülmektedir.

Sitemizde paylaştığımız veya sitemizde paylaşım yapılması istediğiniz konular hakkında sizlere hızlı cevap verilmesi ve canlı sohbet desteği için facebook sayfamızdan( https://www.facebook.com/electrolog.blog/) bizler ile iletişime geçebilirsiniz arkadaşlar.Bilgi paylaşıldıkça güzeldir… 

 

 

Bir Cevap Yazın

Aşağıya bilgilerinizi girin veya oturum açmak için bir simgeye tıklayın:

WordPress.com Logosu

WordPress.com hesabınızı kullanarak yorum yapıyorsunuz. Çıkış  Yap /  Değiştir )

Google fotoğrafı

Google hesabınızı kullanarak yorum yapıyorsunuz. Çıkış  Yap /  Değiştir )

Twitter resmi

Twitter hesabınızı kullanarak yorum yapıyorsunuz. Çıkış  Yap /  Değiştir )

Facebook fotoğrafı

Facebook hesabınızı kullanarak yorum yapıyorsunuz. Çıkış  Yap /  Değiştir )

Connecting to %s

This site uses Akismet to reduce spam. Learn how your comment data is processed.